هدف این تمرین آشنایی با زبان 5 gem برای توصیف مجموعه دستورات است. برای این کار فایل های ISA موجود در مسیر isa86/x/arch/src

ابتدا یک دستور از معماری X87 با نام FSUBR را برای X86 پیاده سازی می کنیم. سپس برای تست دستور پیاده سازی شده، یک برنامه نوشته که از این دستور خاص با استفاده از ویژگی assembly Inline استفاده کند. سپس برنامه را با استفاده از gem 5 شبیه سازی می کنیم.

# 1. گام اول: بررسی تفاوت دو پیاده سازی FSUBR

در این گام به بررسی مفهوم  $\operatorname{ModRM}$  ، تفاوت  $\operatorname{FSUBR}$  و  $\operatorname{FSUBR}$  و  $\operatorname{TSUBR}$  با  $\operatorname{DCh}$  و  $\operatorname{DCh}$  می پردازیم.

#### ModRM •

یک بایت در کدگذاری دستور زبان ماشین X86 است. این فیلد بخشی از کد عملیاتی دستورالعمل است و اطلاعاتی در مورد حالت آدرس دهی و عملوندهای درگیر در دستورالعمل ارائه می دهد.

بایت MODRM به سه قسمت تقسیم می شود:

MOD: حالت (Mode) آدرس دهی را مشخص می کند و نشان می دهد که دستورالعمل شامل یک رجیستر، حافظه و یا ترکیبی از هر دو است.

REG/Opcode Extension : عملوند رجیستر را مشخص می کند. در برخی موارد Opcode را گسترش می دهد.

(Register/Memory) عملوند دوم را مشخص می کند که می تواند یک ثبات یا یک آدرس حافظه باشد.

تفسیر فیلد MODRM به دستوری که اجرا می شود، بستگی دارد. دستورالعمل های مختلف از این فیلد برای رمزگذاری حالت های آدرس دهی مختلف و ترکیب های عملوند استفاده می کنند. به طور خلاصه، فیلد MODRM با انتقال اطلاعات در مورد مدهای آدرس دهی و عملوندها، نقش مهمی در رمزگذاری دستورات X86 ایفا می کند و به پردازنده اجازه می دهد دستورالعمل ها را به درستی تفسیر و اجرا کند.

### • تفاوت FSUBR و FSUBR

FSUBR و FSUB دستورالعمل های مربوط به تفریق ممیزشناور (Floating Point) هستند.

در FSUB اپرند دوم را از اپرند اول کم می کنیم. یعنی: FSUB: Operand1 – Operand2

در FSUBR معكوس (Reverse) عمل كرده و اپرند اول را از اپرند دوم كم ميكنيم. يعنى:

FSUBR: Operand2 - Operand1

### • تفاوت D8h و DCh

تفاوت اصلی بین این دو پیاده سازی در اندازه عملوندهای ممیز شناوری است که روی آنها کار می کند.

<u>D8h:</u> برای تفریق ممیزشناور 32 بیتی استفاده می شود. توسط یک بایت ModR/M نشان داده می شود که عملوندهای مبدا و مقصد را مشخص می کند. هم چنین این بایت برای رمزگذاری دو عملیات استفاده می شود که شامل اطلاعات مربوط به رجیسترهای مربوط به دستورالعمل است.

DCh: برای تفریق ممیزشناور 64 بیتی استفاده می شود. توسط یک بایت ModR/M نشان داده می شود که عملوندهای مبدا و مقصد را مشخص می کند. این بایت برای تعیین رجیسترهای درگیر در تفریق ممیز شناور با دقت دوگانه استفاده می شود.

#### • تغييرات ISA X87

در سه مکان مختلف در فایل x87.isa، جملات مرتبط با دستور FSUBR را جستجو کرده و با جملاتی مشابه عبارت های مشخص شده برای دستور FSUB جایگزین می کنیم. با استفاده از عبارتی مانند Inst::FSUB، درخواست می کنیم که از این دستور به جای دستور پیش فرض، که فقط یک هشدار عدم پیاده سازی چاپ می کند، استفاده شود.

مراحل انجام کار در این گام عبارت است از: در فایل x87.isa در دایر کتوری زیر:

Src/arch/x86/isa/decoder/x87.isa

تغییرات زیر در فایل ایجاد شده است: تغییر خط 47 این فایل از ()(0x5: fsubr)به

0x5: Inst::FSUBR1(Ed);



تغيير خط 197 از

0x3: fsubr();

٩

0x3: Inst::FSUBR2(Eq);

و تغيير خط 202 فايل از

default: fsubr();

default: Inst::FSUBR2(Eq);



فایل تغییر داده شده در پوشه Step1 تمرین قرار داده شده است.

# 2. گام دوم: پیاده سازی برای FSUBR

در گام دوم، باید پیاده سازی macro-op برای FSUBR به صورت صورت micro-op ها انجام شود. مجددا می توان از پیاده سازی دستور FSUB الگوبرداری کرد.

با توجه به اینکه FSUB1 و FSUB2 به دو opcode مختلف التجام اشاره دارند، بنابراین برای هر نوع، سه پیاده سازی مختلف التجام شد. یکی از این دستورات تنها از ثباتها برای اجرای عملیات استفاده می کند . دستور دیگر یکی از عملوندها را با استفاده از آدرس موجود در دستور از حافظه می خواند و در نهایت، دستور آخر از آدرس مشخص شده توسط اشاره گر دستور برای خواندن یکی از عملوندها استفاده می کند.

برای انجام این گام به دایرکتوری زیر:

 $Src/arch/x86/is a/insts/x87/arithmetic/subtraction\\.py$ 

مراجعه کرده و تغییرات زیر را در این فایل، به صورت زیر اعمال می کنیم:

```
def macroop FSUBR2_P
    rdip t7
    ldfp ufp1, seg, riprel, disp
    subfp st(0), ufp1, st(0)
};
114 def macroop FSUBR2_R
116 subfp sti, st(0), sti
117 }:
118 def macroop FSUBR2_M
120 ldfp ufp1, seg, sib, disp
121 subfp st(0), ufp1, st(0)
122 }:
123 def macroop FSUBR2_P
124 {
125 rdip t7
126 ldfp ufp1, seg, riprel, disp
127 subfp st(0), ufp1, st(0)
129
130 # FISUB
131 # FSUBR
132 # FISUBR
                                 Python ▼ Tab Width: 8 ▼ Ln 130, Col 8 ▼ INS
              این فایل در پوشه Step2 تمرین قرار داده شده است.
```

سپس برای بررسی درستی تغییرات، GEM5 را مجددا بیلد

```
در مجموع 6 بلوک به کد آن فایل اضافه کردیم:
def macroop FSUBR1_R
  subfp st(0), sti, st(0)
};
def macroop FSUBR1_M
  ldfp ufp1, seg, sib, disp
  subfp st(0), ufp1, st(0)
};
def macroop FSUBR1_P
  rdip t7
  ldfp ufp1, seg, riprel, disp
  subfp st(0), ufp1, st(0)
};
      def macroop FSUBR1_R
     101 subfp st(0), sti, st(0)
     103 def macroop FSUBR1_M
```

```
los idfp ufp1, seg, sib, disp
los subfp st(0), ufp1, st(0)
los subfp st(0), ufp1, st(0)
los def macroop FSUBR1_P
los def macroop FSUBR2_R
los subfp sti, st(0), ufp1, st(0)
los def macroop FSUBR2_R
los subfp sti, st(0), sti
};

def macroop FSUBR2_M
los los subfp sti, st(0), sti
};
```

كرديم:

```
user@user-virtual-machine:-/gem5$ build/X86/gem5.opt configs/learning_gem5/part
1/simple.py gem5/aca3/a.out
gem5 Simulator System. https://www.gem5.org
gem5 is copyrighted software; use the --copyright option for details.
gem5 version 23.0.1.0
gem5 version 23.0.1.0
gem5 version 23.0.1.0
gem5 started Feb 15 2024 18:42:32
gem5 started Feb 15 2024 20:59:36
gem5 executing on user-virtual-machine, pid 7953
command line: build/X86/gem5.opt configs/learning_gem5/part1/simple.py gem5/aca
3/a.out
Global frequency set at 10000000000000 ticks per second
warn: No dot file generated. Please install pydot to generate the dot file and
pdf
src/nem/dram_interface.cc:690: warn: DRAM device capacity (8192 Mbytes) does no
t match the address range assigned (512 Mbytes)
src/base/statistics.hh:279: warn: One of the stats is a legacy stat. Legacy stat
is a stat that does not belong to any statistics::Group. Legacy stat is depre
cated.
system.remote_gdb: Listening for connections on port 7000
Beginning simulation!
src/sim/simulate.cc:194: info: Entering event queue @ 0. Starting simulation.
.
src/sim/mem_state.cc:443: info: Increasing stack size by one page.
src/sim/syscall_emul.cc:74: warn: ignoring syscall mprotect(...)
```

همانطور که در تصویر مشاهده می شود، خروجی کد حاصل تفریق دو عدد داده شده در کد، با دستور Fsubr است.

سپس با استفاده از دستور زیر تغییراتی که در فایل isa87.x و فایل subtraction.py اعمال شده است را می توانیم در فایلی با نام changes.patch ذخیره کنیم:

git diff src/arch/x86/isa > /tmp/changes.patch

این فایل در پوشه step2 تمرین قرار داده شده است.

### 3. گام سوم: برنامه تست دستور FSUBR

در این مرحله برای تست پیاده سازی دستور FSUBR برنامه ای به زبان C نوشته شده است. این برنامه با نام testfsubr.c پوشه Step3 تمرین قرار داده شده است.

در این کد، دو عدد اعشاری کد با دستور fsubr از یکدیگر تفریق می شوند و حاصل چاپ می شود. هم چنین با استفاده از ویژگی GCCکامپایلر GCC ازدرستی دستور ssembly Inline برای تفریق، اطمینان حاصل شد.

از دستور زیر در ترمینال برای کامپایل کد نوشته شده استفاده

gcc testfsubr.c

که با اجرای این دستور فایل a.out ایجاد می شود. سیس در فایل simple.py مسیر این کد را وارد می کنیم:

درنهایت برای اجرای کد در ترمینال دستور زیر را وارد می کنیم:
build/X86/gem5.opt
configs/learning\_gem5/part1/simple.py
aca3/a.out